資料下載
ACE緩沖器基本原理
閱讀:2089 發布時間:2018-8-10提 供 商 | 上海維特銳實業發展有限公司 | 資料大小 | 119.7KB |
---|---|---|---|
資料圖片 | 下載次數 | 71次 | |
資料類型 | PNG 圖片 | 瀏覽次數 | 2089次 |
免費下載 | 點擊下載 |
ACE緩沖器語
接口集成電路語基本線路構成的門電路存在著抗干擾性能差和不對稱等缺點,為了克服這些缺點,可以在輸出或輸入端附加反相器作為緩沖級:也可以輸出或輸入端同時都加反相器作為緩沖級。這樣組成的門電路稱為帶緩沖器的門電路。
帶緩沖輸出的門電路輸出端都是1個反相器,輸出驅動能力僅由該輸出級的管子特性決定,與各輸入端所處邏輯狀態無關。而不帶緩沖器的門電路其輸出驅動能力與輸入狀態有關。另一方面。帶緩沖器的門電路的轉移特性至少是由3級轉移特性相乘的結果,因此轉換區域窄,形狀接近理想矩形,并且不隨輸入使用端數的情況而變化、加緩沖器的門電路,抗干擾性能提高10%電源電壓。此外,帶緩沖器的門電路還有輸出波形對稱、交流電壓增益大、帶寬窄、輸入電容比較小等優點。不過,由于附加了緩沖級,也帶來了一些缺點。例如傳輸延遲時間加大,因此,帶緩沖器的門電路適宜用在高速電路系統中。
ACE緩沖器基本原理
在CPU的設計中,一般輸出線的直流負載能力可以驅動一個TTL負載,而在連接中,CPU的一根地址線或數據線,可能連接多個存儲器芯片,但存儲器芯片都為MOS電路,主要是電容負載,直流負載遠小干TTL負載。故小型系統中,CPU可與存儲器直接相連,在大型系統中就需要加緩沖器。
詳細資料請點擊 上海維特銳實業發展有限公司