誤碼儀是一個透過內(nèi)建的時脈源,可提供9.85, 10.3,10.7,11.3Gb/s的二位元資料序列,支援差動式輸入及輸出,可針對輸出大小進行控制,并具有抖動置入的能力,另外也支援GPIB控制介面,而且擁有*品質(zhì)的訊號質(zhì)量。透過驅(qū)動程式,讓使用者可以很容易地將BERT位元錯誤率與現(xiàn)有測試系統(tǒng)進行整合。
誤碼儀(biterrorratetester,BERT)是數(shù)字通信系統(tǒng)性能測試的重要儀器。誤碼儀主要由發(fā)端設(shè)備和收端設(shè)備兩部分構(gòu)成:發(fā)端設(shè)備主要完成序列產(chǎn)生和時鐘產(chǎn)生;收端設(shè)備主要完成序列同步和序列比對。誤碼儀選用了單片機和FPGA作為核心器件,提高它的再升級和可移植能力。本文設(shè)計的可編程誤碼儀具有使用簡單、測試內(nèi)容豐富、誤碼測試結(jié)果顯示直觀、準(zhǔn)確等特點。