產(chǎn)品描述:
N4916B 可使用 1 個前光標(biāo)(pre-cursor)和 2 個后光標(biāo)(post-cursor)仿真發(fā)射機(jī)去加重,并獨(dú)立調(diào)節(jié)高達(dá) 12.0 dB 的去加重電平。通過直流耦合,它能夠容忍訓(xùn)練序列中常出現(xiàn)的非平衡碼型流。當(dāng)使用數(shù)據(jù)和時鐘信號上的抖動進(jìn)行激勵時,N4916B 不會對抖動造成影響,能夠仿真期望接收機(jī)會容忍的真實去加重和抖動條件。去加重還可補(bǔ)償由電纜、夾具或測試儀中的測試電路板引起的失真,從而獲得更精確的器件表征結(jié)果。
去加重技術(shù)適合在以千兆位數(shù)據(jù)速率傳輸數(shù)字電信號的過程中使用。去加重是一個信號預(yù)失真,旨在補(bǔ)償在 PC 電路板軌跡、背板或長電纜上以千兆位速率傳輸電信號時引起的信號質(zhì)量下降。鑒于下一代串行總線標(biāo)準(zhǔn)的速度將超過 5 Gb/s,工程師將需要進(jìn)行復(fù)雜的去加重和多分接有限脈沖響應(yīng)(FIR)過濾。
一個前光標(biāo)和兩個 0 至 12 dB 的后光標(biāo)的可調(diào)去加重
支持 660 Mb/s 至 14.2 Gb/s 的數(shù)據(jù)速率
容忍不平衡模式
透明到抖動
靈活用作 J-BERT N4903B、ParBERT 81250A 或其他模式發(fā)生器的前端
可選時鐘乘法器(選件 001)
體積小
可通過 J-BERT N4903B 編程或獨(dú)立編程